逃出“制程战”独辟蹊径主打架构 赛灵思新产品媲美ASIC

2013-12-24 10:35:27来源: EEWORLD 关键字:ASIC级FPGA

    FPGA能否取代ASIC?对于这个问题业界看法不一。赛灵思于13年12月10日宣布推出20nm All Programmable UltraScale™产品系列无疑给看好FPGA的这一方带来了曙光。

   

    UltraScale”是赛灵思于2013年7月份发布的业界首个ASIC级可编程架构目前推出的采用此架构的器件有:中端Kintex UltraScale FPGA高端Virtex UltraScale FPGA3D IC产品系列

 

 

Kintex UltraScale系列

 

    最新Kintex® UltraScale™ FPGA具有多达116万个逻辑单元、5,520个优化的DSP Slice76Mb BRAM16.3Gbps背板收发器PCIe® Gen3硬模块、100Gb/s集成以太网MAC150Gb/s Interlaken IP核,以及DDR4存储器接口。最初作为赛灵思28nm 7系列成员推出的Kintex器件现已成为中端产品中功耗最低和性价比最高的标杆产品。Kintex UltraScale器件应用领域 8K/4K超高清视觉显示器和设备256通道超声带智能波束成形功能的8X8混合模式LTEWCDMA无线电100G流量管理/NICDOCSIS 3.1 CMTS设备 

 

Virtex UltraScale系列

 

    最新Virtex® UltraScale™作为该系列中的最大器件具有440万个逻辑单元、1,456个用户I/O4816.3Gb/s背板收发器以及89Mb BRAM,让赛灵思在器件密度方面的优势从28nm2倍提升到20nm4倍,容量超过了所有其他任何可编程器件。此外,该产品还能提供惊人的5000万个ASIC等效门。Virtex UltraScale器件除包括集成式PCIe Gen3100Gb/s以太网MAC150Gb/s Interlaken IP核,以及DDR4存储器接口外,还内置有28Gb/s背板收发器和33Gb/s芯片至光纤收发器,以便利用全线速率下的智能处理功能实现数百Gb/s级系统性能。

 

    由于具有超高的系统性能和容量,因此Virtex UltraScale系列已成为多种最具挑战性应用的理想选择,诸如:单芯片400G MuxSAR400G转发器 400G MAC-to-Interlaken桥接器仿真与原型设计 

 

赛灵思公司全球高级副总裁汤立人先生出席了此次发布会

 

    此次推出的产品给人最深刻的印象莫过于其可媲美ASIC的性能。以往比ASICFPGA具有高灵活、面世时间、设计成本、风险的优点,但在规模的设计(如CPU)中却难挑大梁,其在运行速度、面积效率、功耗的表现上逊于ASIC。面对性能上的壁垒,这回采用UltraScale架构的产品是如何实现突破的呢? 新的UltraScale架构采用更加智能的布线方式,使器件的利用率从70%-80%提高到90%;此外新发布的UltraScale 系列产品拥有最高可达440万个逻辑单元的容量,密度是业界最高密度产品Virtex® -7 2000T的两倍以上。器件利用率的提高和器件密度的锐增都为攻克“FPGA面积效率、运行速度低于ASIC”这一壁垒做出了努力并取得了不俗的成绩。从功耗瓶颈的角度看,采用优化的电源管理功能与先进的工艺制程,产品功耗降低了百分之五十以上。同时,优化的布线方式也大幅降低了高性能高吞吐量设计的布线拥塞问题,使产品能够满足客户在海量数据流、I/O带宽以及实时数据包、DSP和图像处理等方面更高性能设计的要求。UltraScale架构采用类似ASIC的多区域时钟功能,几乎可将时钟布置到片的任何地方,使系统时钟偏移大幅降低达50%。

 

    另外,不得不提的是给UltraScale系列产品锦上添花的Vivado ASIC增强型设计套件。发布会上赛灵思公司全球高级副总裁汤立人先生自豪地向大家介绍了这个套件的过人之处:支持C语言设计和快速验证有多快呢?比传统方法快15倍!很多人说搞FPGA设计也属于“EDA”,可见自动化设计工具在FPGA设计中的举足轻重的位置。不是所有的工程师都会写VHDL或者Verilog,但是凡是玩过软硬件的几乎都会C语言,Vivado 让FPGA设计变得更加平易近人,更加容易上手,快速的验证、PCB规划功能、分析型布局、集成的设计环境等优势也使预期的设计成果在几周内便能看到,而非几个月。

 

后记

 

    此前,工艺制程一直是FPGA厂商的“必争之地”,前不久Altara发布了其14nm SOC的架构。发布会上汤先生却强调,一个FPGA的成功不仅依靠工艺,架构、工具同样重要,此次发布的重点不在20nm制程上,而在产品可媲美ASIC的性能上。逃出“制程战”,独辟蹊径主打架构,这样的底气和魄力是让人佩服的。回顾赛灵思的产品路线,过去,工艺上是单节点发展:从130nm到90nm再到45/40nm,只有FPGA产品线;现在,工艺上多个制程并存:包括生命周期长远的28nm产品、高性能的20nm产品和16nmFinFET多处理器和存储器,产品线也扩展成了FPGA、SOC、3D IC共存。一路走来,虽然路线有变,但赛灵思始终有一个宏伟的目标,那就是:逐步取代ASIC,占领ASIC的市场。

 

 

 

 

关键字:ASIC级FPGA

编辑:冯超 引用地址:http://www.eeworld.com.cn/FPGA/2013/1224/article_3416.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:莱迪思半导体荣获华为合作伙伴和供应商奖
下一篇:莱迪思MachXO3 FPGA开始发货

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
ASIC级FPGA

小广播

独家专题更多

TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源
迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved