Altera发布100G以太网和Interlaken IP内核

2013-11-20 22:56:10来源: EEWORLD

Altera公司今天宣布,公司MegaCore IP库新增四款同类最佳的知识产权(IP)内核,进一步增强了IP内核系列产品。这些同类最佳的新IP内核包括超高性能和超低延时100G Interlaken、100G以太网、40G以太网和10G以太网IP。内核经过优化,实现了业界最佳性能、最低延时和最少资源占用。数据中心和网络设备开发人员可以利用这些通用解决方案来提高系统带宽,同时突出最终系统的优势。现在可以提供Interlaken和以太网IP内核以及其他标准接口IP,最新版Quartus II软件v13.1为其提供全面支持。

Altera的IP设计副总裁David Kehlet评论说:“我们关注创新,打破了传统的设计壁垒,同时降低了延时,提高了性能,减少了资源占用,为高性能IP内核设计设立了最佳实践的新标准。从此,随着我们不断发布重新设计的IP内核,这些最佳实践还会继续呈现给我们的客户。”

MegaCore IP库的所有IP都经过了验证,并在硅片中进行了演示。IP内核时序余量增加了15%,更快的达到时序收敛,支持客户更迅速的将多个IP内核集成到设计中。新的Interlaken和以太网IP内核经过优化,更适合应用在Altera高性能Stratix V FPGA以及未来的10代FPGA和SoC中。客户目前可以通过早期软件试用计划,在20 nm Arria 10 FPGA中使用这些同类最佳的IP内核。MegaCore IP库中的新IP内核包括:

•    低延时100G Interlaken IP内核——这一同类最佳的IP内核采用了软核PCS,其往返延时不到200ns。

•    低延时100G以太网IP内核——这一同类最佳的IP内核是最小的100G以太网内核,比现有100G以太网IP内核小55%,往返延时不到160ns,延时比竞争100G以太网IP内核低70%,这些指标都在业界领先。

•    低延时40G以太网IP内核——比现有40G以太网IP内核小40%,延时低60%。

•    低延时10G以太网IP内核——比现有10G以太网IP内核小20%,延时低24%。

关键字:altera  发布  100g  以太网

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2013/1120/article_3408.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
altera
发布
100g
以太网

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved