Altera发布仅售49美元的入门级开发套件

2013-10-15 17:59:12来源: EEWORLD 关键字:altera  发布  美元  入门

Altera起价只有49美元的开发套件扩展了低成本系列产品

在公共开发环境支持下,系列产品优化了功耗、成本和性能

2013年10月15号,北京——Altera公司 (Nasdaq: ALTR)今天宣布,新增五款基于其Cyclone V FPGA的低成本开发套件。这些新开发套件入门价格只有49美元,方便了设计人员以高性价比方式开始FPGA开发。Altera为业界提供了最全面的系列低成本解决方案,考虑客户独特的设计需求而优化了功耗和性能。系列产品包括CPLD、FPGA和SoC,均由Quartus® II开发环境提供支持。Altera系列产品的密度范围在业界最广,封装选择最多,适用于多种大批量应用和系统。

Altera产品市场资深总监Patrick Dorsey评论说:“Altera一直致力于为业界提供最优低成本系列解决方案。其他供应商此时的重点已经不是低成本产品,迫使客户使用不同的设计环境,而Altera仍然关注交付多种系列产品,在公共设计环境支持下,优化工艺技术,帮助客户迅速提高产量。”

最全面的系列开发套件

Altera及其合作伙伴提供30多种开发套件,主要面向Altera的系列低成本CPLD、FPGA和SoC。套件为开发低成本和低功耗系统级设计,迅速得到结果提供了快速简单的方法。五款Cyclone V FPGA 28 nm新开发套件最近加入到系列产品中,进一步方便了系统设计,支持设计人员以高性价比方式集成Cyclone V FPGA。这些新开发套件包括:
• 49美元的Arrow BeMicro CV开发套件,安装了Cyclone V E FPGA。这一低成本开发套件支持开发人员迅速启动其Cyclone V FPGA工程。
• 179美元的TerASIC Cyclone V GX入门套件包括了高速中间连接器(HSMC)和Arduino连接器,支持客户迅速构建其低功耗视频系统,包括,汽车辅助驾驶和人机接口等。
• 349美元的Altima Cyclone V GX开发套件为开发低成本、低功耗、基于FPGA的系统级设计提供了快速简单的方法。
• EBV Elektronik GmbH提供价值749欧元的Cyclone V GX开发板,包括了多个设计实例,支持客户迅速开发需要高速串行收发器的工程。
• EBV Elektronik GmbH还提供价值599欧元的Mercury Code Cyclone V GX开发板,支持客户迅速开发工业自动化和通信应用领域所使用的基于FPGA的系统。

最优低成本系列产品

Altera目前的低成本CPLD、FPGA和SoC系列产品包括Max® V CPLD、Cyclone IV和Cyclone V FPGA,以及具有集成ARM® Cortex™-A9 MPCore®处理器系统的Cyclone V SoC。系列产品采用针对低成本进行了优化的知识产权(IP)、体系结构和工艺技术。经过优化后,Altera为业界提供了全系列低成本可编程解决方案,可定制满足几乎所有客户的低成本、大批量系统需求。器件提供多种密度范围和各种封装选择,适用于小外形封装应用。其增强功能包括硬核PCI Express® (PCIe®) IP模块和硬核存储器控制器,简化了系统开发,提高了系统性能。Cyclone V FPGA和Cyclone V SoC具有硬核存储器控制器,其吞吐量是业界最高的,与竞争28 nm低成本FPGA系列相比,存储器带宽提高了近2倍,进一步降低了触发率。

系列产品由公共开发环境提供支持

Altera是唯一由成熟的公共开发环境支持其全系列低成本CPLD、FPGA和SoC的公司。这方便了客户在产品系列之间进行移植,或者重新使用以前设计的IP。Altera的Quartus II开发套装针对设计人员所选择的设计方法,定制支持各种设计流程,从而提高了设计团队的效率。Quartus II开发套装支持传统的FPGA设计人员、DSP设计人员、嵌入式开发人员以及C语言编程人员。 

下一代发展路线

Altera与TSMC合作,开发基于前沿55 nm嵌入式闪存工艺技术的下一代低成本器件。器件针对大批量应用进行了优化,提供更多的IP和功能,同时降低了器件和系统成本。与前一代嵌入式闪存技术相比,TSMC的55nm嵌入式闪存工艺计算速度更快,逻辑门密度提高了10倍,闪存和SRAM单元尺寸分别减小了70%和80%。100多家客户目前已经参加了这些下一代低成本产品的早期试用计划。

关键字:altera  发布  美元  入门

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2013/1015/article_3393.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:ADI和Xilinx联手JESD204B互操作性
下一篇:JESD204B FPGA调试软件加快高速设计速度

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
altera
发布
美元
入门

小广播

独家专题更多

2017东芝PCIM在线展会
2017东芝PCIM在线展会
TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源
迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved