Xilinx展示行业首个FPGA QPI 1.1接口

2012-10-08 17:08:29来源: 21ic
   

赛灵思公司(Xilinx, Inc.  )在Intel开发者论坛(IDF)上首次展示如何通过QuickPath Interconnect(QPI)协议将现场可编程门阵列(FPGA)与Intel Sandy Bridge Xeon处理器相连。赛灵思的QPI解决方案使开发人员能够在赛灵思All Programmable FPGA与Intel Xeon处理器之间建立一个低时延、高性能的链路。该解决方案充分利用赛灵思FPGA的高性能处理能力和灵活的I/O功能,实现了最佳的整体系统性能和功耗

赛灵思公司有线通信高级总监Nick Possley指出:“今天的演示,表明针对基于Intel Xeon处理器的系统,赛灵思现在拥有了第一个基于FPGA的低时延、高带宽互联IP核。这意味着赛灵思解决方案可以通过直接加速应用程序或者卸载I/O密集型操作,支持给定服务器实现更高的计算性能,意味着该解决方案将在降低数据中心资本支出和运营支出方面发挥重要的作用。”

赛灵思QPI开发平台包括IP核以及能直接插入现有Intel Sandy Bridge CPU插槽的开发模块,硬件设计人员可利用该平台立即启动QPI解决方案的开发工作。

赛灵思Virtex?-7 FPGA和Intel Sandy Bridge CPU之间的QPI 1.1全宽链路包含20条通道,每通道速度高达每秒6.4Gb/s。赛灵思提供的定制开发板能将Virtex-7 FPGA直接安装在Intel Sandy Bridge Xeon CPU插槽上。在演示中,我们采用Native Loopback(NLB)示例软硬件来确认FPGA和CPU之间的数据交换。QPI接口使Intel Xeon CPU能够充分利用赛灵思FPGA的并行处理功能并加速高计算强度的应用,实现协同处理和/或应用加速功能。开发人员还能利用赛灵思解决方案实现高性能、低时迟的网络接口控制器和I/O连接扩展,充分发挥QPI协议的缓存一致性优势,更高效地完成数据包处理任务。

关键字:Xilinx  FPGA  QPI1.1

编辑:北极风 引用地址:http://www.eeworld.com.cn/FPGA/2012/1008/article_3184.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
Xilinx
FPGA
QPI1.1

小广播

独家专题更多

迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved