Cyclone V SoC FPGA硬核处理器系统简介

2012-09-07 13:12:09来源: 21ic
   

SoC FPGA使用宽带互联干线链接,在FPGA架构中集成了基于ARM的硬核处理器系统(HPS),包括处理器、外设和存储器接口。Cyclone V SoC FPGA在一个基于ARM的用户可定制芯片系统(SoC)中集成了分立处理器、FPGA和数字信号处理DSP)功能,帮助您降低了系统功耗、系统成本,减小了电路板面积,提高了系统性能。SoC FPGA同时实现了硬核知识产权(IP)的性能和低功耗特性以及可编程逻辑的灵活性。

结构图

8.jpg

HPS 特性

(1)800-MHz,双核ARM® Cortex™-A9 MPCore™处理器

(2)每个处理器内核包括:

32 KB的L1指令高速缓存,32 KB的L1数据高速缓存

单精度和双精度浮点单元以及NEONTM媒体引擎

CoreSightTM调试和跟踪技术

(3)512 KB的共享L2高速缓存

(4)64 KB的Scratch RAM

(5)多端口SDRAM控制器,支持DDR2、DDR3、LPDDR1和LPDDR2

(6)8通道直接存储器访问(DMA)控制器

(7)QSPI闪存控制器

(8)NAND闪存控制器,支持DMA

(9)SD/SDIO/MMC控制器,支持DMA

(10)2x 10/100/1000以太网介质访问控制器(MAC),支持DMA

(11)2x USB On-The-Go (OTG)控制器,支持DMA

(12)2x I2C控制器

(13)2x UART

(14)2x串行外设接口(SPI)

(15)134个通用I/O (GPIO)

(16)7x通用定时器

(17)4x看门狗定时器

宽带HPS至FPGA互联干线链接

虽然HPS和FPGA能够独立工作,但是,它们通过高性能ARM AMBA? AXITM总线桥接宽带系统互联紧密链接。FPGA架构中的IP总线主机能够通过FPGA至HPS互联访问HPS总线从机。相似的,HPS总线主机能够通过HPS至FPGA桥接访问FPGA架构中的总线从机。所有桥接兼容AMBA AXI-3,支持同时读写操作。6个FPGA主机可以和处理器共享HPS SDRAM控制器。此外,在程序的控制下,通过专用32位配置端口,处理器可以用于配置FPGA架构。

(1)HPS至FPGA:可配置32位、64位、128位AMBA AXI接口

(2)FPGA至HPS:可配置32位、64位、128位AMBA AXI接口

(3)FPGA至HPS SDRAM控制器:6个主机(命令端口),4x 64位读数据端口和4x 64位写数据端口

(4)32位FPGA配置管理器

关键字:CycloneV  系统简介

编辑:北极风 引用地址:http://www.eeworld.com.cn/FPGA/2012/0907/article_3147.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
CycloneV
系统简介

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved