赛普拉斯推出增强型2.1版PSoC Creator™集成设计环境

2012-08-24 10:35:08来源: EEWORLD

赛普拉斯半导体公司日前推出面向 PSoC® 3 和 PSoC 5 可编程片上系统系列的 PSoC Creator™ 2.1 集成设计环境 (IDE)。全新软件升级包括了 100 多种新特性和功能增强,不仅可将数字组件速度平均提高 80% 以上,还可显著简化模拟设计,并能大幅提高易用性。

PSoC Creator 可让用户配置 PSoC 可编程硬件使之成为定制的单芯片方案。它还配备一个内容丰富的组件库,其中包括超过 75 个具有自身特性的模拟和数字组件(也就是“虚拟芯片”),分别由图标表示,用户可将图标拖放到设计中并进行配置,从而充分满足各种不同的应用需求。组件将系统接口和分立 IC 集成到 PSoC 解决方案中,从而能降低材料清单成本,并节约板卡空间。此外,赛普拉斯还定期发布提供新组件和升级现有组件的“Component Pack”。

PSoC Creator 2.1 具有增强型可编程数字逻辑布局和布线功能,可提高外设的最高速度。举例来说,新的布局布线算法将脉冲宽度调制器 (PWM) 组件的输入频率提升到 44 MHz,增幅达 76%,提高了 PWM 的分辨率,并加快了开关速度,从而充分满足电机和电源控制等各种应用需求。此外,包括定时器、计数器等在内的可编程数字组件也受益于这种显著的性能提升,而且平均提升幅度超过了 80%。

全新 Analog Device Editor 可显著简化模拟设计的开发和调试。开发人员在 PSoC Creator 原理图输入工具中绘制模拟电路。在构建阶段,PSoC Creator 能自动配置底层 PSoC 可编程硬件,帮助开发人员以图形的方式优化模拟电路并加以锁定,避免发生改变。

赛普拉斯平台 PSoC 业务部副总裁 Gahan Richardson 指出:“PSoC可编程硬件和易于使用的开发工具可帮助设计人员创建出可定制的单芯片混合信号解决方案,能够快速满足应用需求。利用 PSoC Creator 2.1,我们大幅简化了模拟设计的输入,并提升了可编程数字设计的性能,从而充分满足不断发展的社区用户需求。”

 

关键字:赛普拉斯

编辑:eric 引用地址:http://www.eeworld.com.cn/FPGA/2012/0824/article_3126.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
赛普拉斯

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved