TI与Altera联合推出适用于Arria V FPGA的完整开发套

2012-06-28 18:48:05来源: 21ic
   

21ic讯 日前,德州仪器 (TI)与 Altera Corporation在国际微波技术研讨会 (the International Microwave Symposium) 上联合推出基于 Altera 28 纳米 Arria® V FPGA 的完整 RF 开发套件,简化 RF 系统原型设计。该模块化 Arria V FPGA RF 开发套件包含 RF 发射、接收和数字预失真反馈所需的全部软硬件,可将设计和确认无线基站、远程无线电头端以及军事无线电情报设备等 RF 系统所需的时间从数月缩短至几星期。

Arria V FPGA RF 开发套件可帮助 RF 开发人员获得 Altera 最新一代 28 纳米 FPGA和 TI 最新模数转换器 (ADC)、数模转换器 (DAC) 与时钟产品。该套件可提供比类似解决方案高 2.5 倍的发射与数字预失真反馈带宽,是业界首款支持高达 75 MHz 带宽的完整主/分集接收开发平台。

Arria V FPGA RF 开发套件的特性与优势:
• 28 纳米 Arria V FPGA:在为无线应用提供最低总功耗,且实现成本与性能的平衡;
• 高达 500 MHz 的发射与反馈带宽:支持 100 MHz 发射带宽与五阶预失真校正;
• 高达 75 MHz 的主/分集接收带宽:为满足多载波 3G 与 4G 标准的严格要求提供 14 位分辨率与 31.5 dB 增益范围;
• 低相位噪声分数锁相环 (PLL)/压控振荡器 (VCO):可为发射、接收与反馈混频器及调制器提供本地振荡器;
• 模块化设计:可快速方便地替换或集成评估板 (EVM)。

Arria V FPGA RF 开发套件包括 Arria V FPGA 开发板和以下 TI RF 组件:
• TSW30H84EVM:完整的 RF 发射参考设计,包括业界最低功耗 1.25 GSPS 4 通道 16 位 DAC— DAC34H84;
• TSW1266EVM:数字预失真反馈参考设计;
• TSW1265EVM:宽带双接收器参考设计,包括业界最低功耗双通道 14 位 ADC— ADS4249;
• TSW3065EVM:独立本地振荡器源,采用 TRF3765 整数及分数 PLL/VCO;
• HSMC-ADC-Bridge 与 ArriaV-TI-Adapter:可在 TI 及 Altera 硬件之间实现连接。

关键字:TI  Altera  ArriaV  FPGA

编辑:北极风 引用地址:http://www.eeworld.com.cn/FPGA/2012/0628/article_3002.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
TI
Altera
ArriaV
FPGA

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved