中芯国际和新思科技扩展40nm低功耗Reference Flow 5.0

2012-06-28 09:55:20来源: EEWORLD 关键字:中芯国际

美国加利福尼亚州山景城与中国上海,2012年6月26日—全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技公司(Synopsys, Inc.,NASDAQ: SNPS),与世界领先半导体代工企业之一中芯国际集成电路制造有限公司(“SMIC”, NYSE: SMI以及SEHK: 981)今日宣布:从即日起推出其40纳米RTL-to-GDSII参考设计流程的5.0版本。此款经过生产验证的流程借助Synopsys的完整工具套件,将多样化的自动化低功耗和高性能功能整合在其中,给中芯国际的客户带来了目前芯片设计所需要的差异化性能和功耗结果。

此参考流程是中芯国际与Synopsys专业服务部共同合作的成果,它充分运用Synopsys在先进芯片设计方法学领域的经验和专业知识。该参考流程具有新的高性能设计技术,包括用以提高一款系统级芯片(SoC)性能和响应能力的自动时钟网状综合,以及一个可使设计师快速实现设计收敛而不必对重新设计从头做起的门阵列工程更改指令(ECO)。该参考流程还包括对低功耗技术的支持,这些技术诸如能感知功率的时钟树型综合、功率选通与物理优化、以及由IEEE 1801驱动的低功耗设计意图标准等。

 “设计师渴求一种能够同时满足高性能和低功耗要求的参考流程,”SMIC公司设计服务副总裁汤天申说道。“随着SMIC-Synopsys参考流程5.0的发布,我们将使IC设计师能够通过将中芯国际的40纳米工艺技术和Synopsys的技术领先的设计解决方案相结合,而加速他们的设计通向制造的过程。”

 “客户们正在寻找使他们能够提供满足其特有性能目标与需求的设计工具与方法,” Synopsys公司企业营销和战略联盟副总裁Rich Goldman说道。“通过我们与SMIC的携手合作,我们能够为共同的客户提供一个经过认证的参考流程,以及直接通向高性能和低功耗的、专为中芯国际的 40纳米低功耗工艺量身订做的设计解决方案。”

 

关键字:中芯国际

编辑:eric 引用地址:http://www.eeworld.com.cn/FPGA/2012/0628/article_3000.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:MathWorks在SimMechanics中添加多体仿真功能
下一篇:TI与Altera联合推出适用于Arria V FPGA的完整开发套

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
中芯国际

小广播

独家专题更多

TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源
迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved