赛灵思KC705评估套件功耗优势演示

2012-02-09 23:01:33来源: EEWORLD

赛灵思通过各种措施减少动态、静态以及I/O接口的功耗,同时从设计流程上对ISE设计套件进行优化,从而实现了在28nm工艺节点前所未有的功耗降低。

灵活混合信号 (AMS) 评估卡支持两种模拟信号源提供方法。在本演示中,AMS 评估卡连接至 Kintex-7 FPGA KC705 基础板,通过 4 个独立的 BNC 接插件提供信号,而 BNC 接插件则连接至传统的模拟功能生成器或其它模拟硬件上。第二种方法则采用板载数模转换器 (DAC) 来输出模拟信号。两种信号都能通过 20 引脚接插件线缆进行多路复用和缓冲,然后再路由至 FPGA 上的 XADC 输入端。

   

关键字:赛灵思  套件  功耗

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2012/0209/article_2856.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
赛灵思
套件
功耗

小广播

独家专题更多

迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved