Altera演示业界第一款基于模型的FPGA浮点DSP工具

2011-09-22 08:39:40来源: 互联网 关键字:altera  演示  业界  模型
   Altera公司日前演示了使用FPGA的浮点DSP新设计流程,这是业界第一款基于模型的浮点设计工具,支持在FPGA中实现复数浮点DSP算法。伯克莱设计技术公司 (Berkeley Design Technology, Inc, BDTI) 进行的独立分析验证了能够在Altera 的Stratix®和Arria® FPGA系列中简单方便的高效实现高性能浮点DSP设计。
 
Altera浮点DSP设计流程包括集成在DSP Builder高级模块库中的Altera浮点DSP编译器、Quartus® II RTL工具链、ModelSim仿真器,以及MathWorks MATLAB和Simulink工具,简化了FPGA的DSP算法实现过程。浮点设计流程结合并集成了算法模型和仿真、RTL产生、综合、布局布线以及设计验证级等。通过功能集成,在算法级和FPGA级实现了快速开发和设计空间管理,最终减少了在设计上的投入。

Altera产品和企业市场副总裁Vince Hu评论说:“使用Altera高级DSP基于模型的流程,与基于HDL的传统设计相比,设计人员能够更高效迅速的实现并验证复数浮点算法。在高层对算法进行建模并调试后,很容易面向所有Altera FPGA对设计进行综合。”

Altera新的设计流程适用于解决要求较高的线性代数问题,这类问题一般需要浮点提供的动态范围。BDTI测试了可参数赋值的浮点矩阵求逆设计。矩阵求逆是雷达系统、MIMO无线系统以及医疗成像和很多其他DSP应用所使用的代表性处理功能。

在评估Altera的浮点设计流程时,独立技术分析公司BDTI认为:“浮点编译器并没有构建由基本浮点算子组成的数据通路,而是产生融合数据通路,在一个函数或者数据通路中组合了基本算子。这样,避免了传统浮点FPGA设计中的重复表示。” BDTI结论:“采用融合数据通路方法,与以前相比,实现的复数浮点数据通路性能更好,效率更高。”

关键字:altera  演示  业界  模型

编辑:eeleader 引用地址:http://www.eeworld.com.cn/FPGA/2011/0922/article_2517.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:   S2C 日前宣布其Verification Module技术(专利申请中)已可用于其基于Xilinx的FPGA原型验证系统中。V6 T
下一篇:下半年芯片需求疲软 芯片设计EDA市场依然看涨

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
altera
演示
业界
模型

小广播

独家专题更多

东芝在线展会——芯科技智社会创未来
东芝在线展会——芯科技智社会创未来
2017东芝PCIM在线展会
2017东芝PCIM在线展会
TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved