DSP和FPGA在图像传输系统中的应用和实现

2011-05-30 01:40:55来源: Icbuy
    视频通信是目前计算机和通信领域的一个热点。而无线扩频与有线相比,有其固有的优越性,如联网方便、费用低廉等。所以开发无线扩频实时图像传输系统有很高的实用价值。

  系统设计

  在短距离通信中,通常可以在收发端加入奇偶校验、累加和校验等出错重发的防噪声措施。但以上措施都只能检错,不能纠错,也就是说传输过程中不能容错。在远距离、干扰大、出错概率非常高的情况下,单纯的出错重发措施会失去工作效率和意义。因此,需要一种能容错的数据传输方式,就要对数据编码。采用扩频技术,并选取具有优良自相关特性和互相关特性的高速伪随机码对待传信号带宽进行扩展,可增强系统的抗干扰能力。在对图像数据压缩后,采用QPSK扩频调制技术。

  系统的DSP由主控和基带两片DSP组成。主控DSP属于系统的控制中心,用于完成控制系统接口总线的指令,将完成诸如自检、信道预置、D/A和A/D变换、工作模式切换和AGC等。主控DSP还协同FPGA管理系统时钟,完成与基带DSP之间的任务协调和数据传输,管理系统总线和区分数据、信息类别以及控制接口。基带DSP主要完成图像数据的压缩编码和数据的信源、信道编解码、组拆帧等。当进行图像数据的发送时,DSP控制数据输入经过随机加扰、同比特扩展、加编码器尾比特、1/2卷积编码和交织处理,再进行信号流组帧、拆帧处理,同时加入控制信息进行连续同步发送。当进行数据接收时,DSP的操作刚好相反,经解扩、解调和提取控制信息后,形成连续的图像信号流,DSP完成去交织、Viterbi译码、去尾比特、多位判决和去扰处理,还原成图像信号,再经信源解码和图像数据的压缩解码。

  系统的FPGA主要完成RS编码和时钟分频。在发端基带信号处理模块中,DSP将一帧信息数据交给FPGA进行RS编码,编码的结果为m+n(m、n均为特定系统所确定的常量,下同)个字节,其中前m个字节为信息数据,后n个字节为校验码元。FPGA编码结束后通知DSP进行数据接收,DSP收到通知后接收编码结果。在收端基带信号处理模块中,DSP将一个RS帧(m+n个字节)的数据交给FPGA进行RS解码,FPGA解码结束后产生m个字节的解码结果,然后通知DSP接收解码数据,DSP接收到通知后进行解码结果的接收。

  FPGA与DSP之间的通信

  FPGA对数据进行处理后,再将数据送入两片DSP。在FPGA里面做一个FIFO,当FIFO存至一定容量时,就向DSP发一个读数中断,DSP就可通过I/O口将数读取,FIFO容量减小。然后,FPGA继续往FIFO送待处理数据,累计到一定容量,就再发中断,以此循环。

  用FIFO的好处在于处理起来较为简单,但是也会出现DSP读数速度与处理速度的和大于FPGA往FIFO填数速度的情况,或是DSP漏检读数中断。这两种情况都会导致FIFO被填满而不再发中断,DSP进入死等待而不再工作。为了防止死等待状态的出现,以下两条措施有必要在DSP编程中得以体现:

  1.尽量加快DSP I/O口的读取速度,以及一次中断的处理速度,使其时间小于FPGA向FIFO输入响应数据的速度。在本系统的设计中,FIFO一次给DSP送4092个数,FPGA向FIFO输入4092个数耗时330ms,也就是说,DSP读取这4092个数的时间加上对它们的处理时间不能超过330ms。在随后的设计中优化了DSP的很多指令及接口设计,使其一次中断的响应时间为100ms,大大提高了系统的性能。

  2.如果是其他原因,如板上的电气干扰使得DSP漏检中断,则也有可能使FIFO堆满,导致系统进入死等待。对于这种情况,应在DSP程序中加入判决算法,正常情况下,DSP应该每隔330ms响应一次中断,但如果较长时间没有中断到来,DSP则必须发出响应指令重启FPGA,清空FIFO。

  系统的同步问题与解决

  由于本系统采用了直接序列扩频通信技术,扩频系统的同步是成功通信的前提条件,如果没有同步,也就无法解调出信码,扩频系统的抗干扰优势也就无法发挥。由于收、发时钟的不一致性,扩频序列的启动时差,电波传播时延等因素,接收端启动的扩频序列与接收到的发送扩频序列开始总是不同步的。因此,收端必须采用一定的技术措施,迫使本地扩频序列与发端的扩频序列同步,这就是扩频码的捕获。在取得同步之后,噪声及一些外来因素的干扰还会迫使已取得的同步出现失锁现象。为此,还应采取保持同步的技术,这就是同步跟踪。

  对同步过程的处理,采用的依据是:连续5次最大相关值位置相等,则认为实现了同步捕获;如果相邻10次最大相关值位置中有2次不等,则将进行失步重捕判据。对码同步的处理主要有3个方面:同步主流程、相位差检测与后微调处理、多普勒频移处理。

  结语

  在系统的初步调试过程中,曾遇到了以下几个问题:

  1.调制端由于I、Q两路不平衡,造成I、Q两路相关峰输出幅度差一个数量级,为后面数据判决基带时钟提取带来问题。

  2.经过几次采样分析,采样结果不稳定。

  3.A/D采样后的数据存在直流成分。

  按照本文所述的同步处理思想,接收端经同步处理后,获得了较好的相关峰值。

  本文基于DSP和FPGA,采用中频数字化方法以及QPSK扩频调制技术实现了图像的无线传输。这些设计思想和结果具有普遍性和通用性。

关键字:FPGA  图像传输

编辑:北极风 引用地址:http://www.eeworld.com.cn/FPGA/2011/0530/article_2177.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
FPGA
图像传输

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved