S2C现可提供DDR2和DDR3原型就绪IP

2010-11-15 18:34:16来源: EEWORLD

    S2C公司,领先的快速SoC原型解决方案供应商,宣布S2C的客户现在可以购买工作在S2C第四代S4 TAI Logic Module上的DDR2DDR3原型就绪IP。该IP允许用户在S2C基于Altera Stratix IV的FPGA原型硬件运行即开即用的2G DDR2到533Mbps,2G DDR3到800Mbps。FPGA上DDR2和DDR3运行在如此高的频率需要大量的工程工作,S2C公司已预先完成这些设计工作,让工程师能够快速创建SoC原型。

    DDR2和DDR3原型就绪IP利用Altera Quartus软件提供的存储控制器,使用选定的经过S2C测试的DDR2和DDR3 SO - DIMM内存,经过预映射和良好的调试获得高性能。通过购买,客户将获得一个TAI Player软件项目文件,它有已经映射到S4 TAI Logic Module完整的参考设计,和文档指示如何一步一步运行DDR2或DDR3内存。客户可以方便地在TAI Player软件调整DDR2 / 3的时钟频率来验证在不同的时钟下读写操作是正确的。

    不论在最终SoC中使用的存储控制器如何实现,S2C的DDR2和DDR3原型就绪IP都是加速SoC开发的实用的参考设计。S2C的目标是,确保客户可以利用Altera提供的存储控制器首先在可能的最短时间使其包含DDR2和DDR3外部存储器的SoC原型运行起来。如果客户需要验证SoC实际使用的内存控制器,原型就绪IP的设置,如引脚分配,时序约束和其他的Altera Quartus设置可以被用来作为参考。

    “大容量外部SDRAM记忆体通常是今天的数字系统设计的关键因素,这越来越需要有一个稳定的具有大容量高性能的DDR2和DDR3外部存储器的FPGA上的SoC原型,” S2C公司董事长兼首席技术官陈睦仁说,“在FPGA运行高性能的DDR2和DDR3不是容易的事情,如果设计不当可能导致很差的和不稳定的系统性能。S2C公司的DDR2和DDR3原型就绪套件是预先设计好的,消除了这些潜在的问题。我们的目标是继续为客户提供预先设计好的解决方案,缩短取得可工作SoC原型的时间从而缩短设计周期,使我们的客户能够击败他们的竞争对手进入市场”。

    DDR2和DDR3原型就绪IP现已可用在所有S4 TAI logic modules。S4 TAI Logic Module是S2C的第四代SoC原型硬件,通过增强电源管理,冷却机制和噪声屏蔽有利于原型系统高性能和可靠性。S4 TAI Logic Module可以安装一个或两个Stratix IV FPGA在一块板上提供达30万ASIC门的容量和提供1,286个外部I/O连接。多个TAI Logic Module可堆叠或安装在一个互联的母板上,以满足更大的门数需求。

关键字:S2C  DDR2  DDR3  FPGA  IP

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2010/1115/article_1433.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
S2C
DDR2
DDR3
FPGA
IP

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved