两通道时间交织ΣΔ调制器研究及系统仿真

2010-08-20 08:54:11来源: 电子技术应用 关键字:SIMULINK  仿真  时间交织

  摘要:设计了一个二阶双通道时间交织ΣΔ调制器的系统结构并用SIMULINK对其进行系统仿真。阐明了此结构的设计理论依据及方法,同时从带宽和SNDR等方面与传统ΣΔ调制器进行了比较。
  
  关键词:两通道;时间交织;SNDR
  
  ΣΔ调制器采用过采样和噪声整形技术,已经广泛运用在模数转换器(ADC)中,它避免了元器件失配对ADC精度的限制,能够实现高精度的ADC。ΣΔADC以速度换取精度,由于过采样的特性,使得ΣΔADC只能用在低速、高精度数字信号处理如音频处理等应用中,速度成为其更广泛应用的瓶颈。
  
  多通道时间交织技术采用多个并行工作在低速的系统来实现高速系统,已经在NyquistADC(如pipelinedADC,FlashADC)中广泛应用[1]。对于M通道的NyquistADC,M个通道工作在M个不同相位的时钟下,如果每个通道的工作频率为Fs,则整个ADC转换速度为MFs,速度提高了M倍,实现了高速ADC。多通道时间交织技术是一种基于抽样率变换理论的技术,通过下采样和上采样来实现的。ΣΔ调制器采用过采样和噪声整形技术,在抽样率变换过程中,会出现信号频谱的混叠和镜像,所以,多通道时间交织的思想并不能直接应用到ΣΔ调制器中[2]。
  
  本文从抽样率变换和滤波器组基本理论出发,通过多抽样率系统的恒等变换[3,4],推导了两通道滤波器组无混叠的条件。对传统ΣΔ调制器结构进行等效变换,得到两通道时间交织ΣΔ调制器的系统结构,理论上运算速度提高到单通道的2倍[5]。采用SIMULINK对二阶两通道时间交织ΣΔ调制器进行了建模仿真。
  
  1 两通道滤波器组
  

[1] [2] [3] [4]

关键字:SIMULINK  仿真  时间交织

编辑:小甘 引用地址:http://www.eeworld.com.cn/FPGA/2010/0820/article_1300.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:利用FPGA协处理提升无线子系统的性能
下一篇:SiliconBlue推出6x6mm的最高逻辑容量FPGA

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
SIMULINK
仿真
时间交织

小广播

独家专题更多

东芝在线展会——芯科技智社会创未来
东芝在线展会——芯科技智社会创未来
2017东芝PCIM在线展会
2017东芝PCIM在线展会
TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved