i-IP将推出Altera SIV ASIC/SoC验证平台

2010-05-28 14:09:02来源: EEWORLD

      I-IP(唐芯微电子)此前推出的Xilinx双V5 ASIC/SOC原型验证平台,经过不断的市场渗透,满足了一部分需要超大规模存储空间、超高性能科学计算能力的客户需求,随着对客户的深入了解,针对客户对单芯片大容量ASIC/SOC 原型验证板产品的需求,公司着手组织研发资源,利用 ALTERA 最新工艺、主频更快、功耗更低的高性能FPGA 器件,将全力推出 Altera Stratix IV 360 530 820 可堆叠 ASIC/SOC 原型验证平台(MB3100-A3/5/8)。配合尖端的 DDR3 DRAM 接口技术、充分发挥单片结构下拓展的外部IO和连接件上的管脚一一对应的特点,MB3100-A系列产品在外部扩展I/O吞吐速度、FPGA管脚的数据传输能力、板载存储器的类型以及整个硬件平台的性能和稳定性方面都得到更高的提升。

     
 
      同时,利用Altera Stratix IV器件的管脚可迁移特性, Altera Stratix IV 360 530 820 单芯片原型验证板(MB3100-A3/5/8)在同一PCB设计上支持EP4SE360、EP4SE530 、EP4SE820  三款器件,另一让人爽心的是板载NOR FLASH还可以在同一封装下支持三种大小不同的容量:1Gb,512Mb,256Mb;如此灵活的配置、精心的设计,形成真正意义上的价格、性能阶梯,完全可以满足不同需求的客户的选择;
 
      Altera Stratix IV 360 530 820 单芯片ASIC/SOC原型验证板(MB3100-A3/5/8)同样属于可堆叠ASIC/SOC验证平台系列,在板卡架构设计初期,就考虑到客户后继的使用成本和便捷性,除了可以自身堆叠外,还高度兼容I-IP后继将面世的双StratixIV原型验证板(MB3200-A5/8),可以实现1(MB3200-A5/8)+1(MB3100-A3/5/8)和1(MB3200-A5/8)+2(MB3100-A3/5/8)的灵活容量扩展,这样很好的解决了客户只能单板单用的尴尬,为客户争取到宝贵的研发时间和投入成本。

关键字:Altera  i-IP  ASIC  SoC

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2010/0528/article_1159.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
Altera
i-IP
ASIC
SoC

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved